当前位置:首页 - 新闻中心 - 公司新闻

公司新闻

赛灵思总代理|Xilinx一级代理商

发布时间:2025/9/9 17:41:29,发布者:富利佳电子有限公司

赛灵思总代理|Xilinx一级代理商|上海赛灵思总代理|北京赛灵思一级代理商|深圳赛灵思代理商|厦门赛灵思代理商|武汉赛灵思代理商|Xilinx一级代理商|哪里有赛灵思代理商、赛灵思一级代理商|赛灵思总代理|赛灵思一手货源|赛灵思全系列型号都有备有大量现货|价格好|品质有保证|所有的货都能追溯到原厂、并能提供技术支持、设计、项目跟踪服务!售后服务!使得客户买的放心,用的舒心!欢迎广大的终端客户垂询!贸易商勿扰!。
一、按工艺节点划分的主流系列

工艺 系列 代表型号举例 备注
16 nm UltraScale+ XCKU5P-2FFVB676E、XCVU9P-2FLGA2104I 高端,支持 56 G PAM4
20 nm UltraScale XCKU040-2FFVA1156I、XCVU190-2FLGC2104I 中端到高端
28 nm 7 系列 XC7A35T-1CSG324I|XC7K325T-2FFG900I、XC7VX690T-2FFG1157I 分 Artix-7、Kintex-7、Virtex-7、Zynq-7000
45 nm Spartan-6 XC6SLX9-2CSG324C、XC6SLX16-3FTG256I 低成本,仍大量出货
90 nm Spartan-3/E/A XC3S50A-4VQG100C、XC3S1600E-4FGG320C 已停产,部分库存
CPLD CoolRunner-II XC2C32A-6VQG44C、XC2C256-7FTG256C 超低功耗 CPLD
二、Zynq SoC(FPGA + ARM)
系列 代表型号 特点
Zynq-7000 XC7Z007S-1CLG225C|XC7Z035-2FFG676I 双核 Cortex-A9,28 nm
Zynq UltraScale+ XCZU2EG-1SFVC784E、XCZU19EG-2FFVC1760I 四核 A53+双核 R5,16 nm
三、汽车级(XA 前缀)
系列 代表型号
XA Artix-7 XA7A35T-1CSG324I
XA Zynq-7000 XA7Z010-1CLG400Q
四、部分热门型号速查(含封装/速度等级)
型号 封装 逻辑单元 备注
XC7A35T-1CSG324I CSPBGA-324 33k Artix-7 入门款
XC7K325T-2FFG900I|FFG-900 326k Kintex-7 高性价比
XCZU19EG-2FFVC1760I FFVC-1760 1,143k Zynq UltraScale+ 旗舰
XCVU9P-2FLGA2104I FLGA-2104 2,586k Virtex UltraScale+ 56G
XC6SLX9-2CSG324C CSG-324 9k Spartan-6 经典

XC7A12T XC7A15T XC7A25T XC7A35T XC7A50T XC7A75T XC7A100T XC7A200T
逻辑单元 12,800 16,640 23,360 33,280 52,160 75,520 101,440 215,360
DSP Slice 40 45 80 90
120
180
240
740
内存 720 900 1,620 1,800
2,700 3,780 4,860 13,140
GTP 6.6Gb/s 收发器 2 4 4 4
4
8
8
16
I/O 引脚数 150 250
150 250
250
300
300
500



Xilinx一级代理商富利佳AMD Artix™ 7 产品优势

AMD Artix™ 7 器件提供成本优化型 FPGA,集高性能功耗比结构、高收发器线速率、DSP 处理能力及 AMS 集成于一体。该系列配备 MicroBlaze™ 软核处理器和 1,066Mb/s DDR3 支持,非常适合各类成本和功耗敏感型应用,包括软件定义无线电、机器视觉摄像头以及低端无线回传。


可编程系统集成
  • 高达 215K LC;可实现 AXI IP 与模拟混合信号集成
提升系统性能
  • 高达 16 个 6.6G GT 高速收发器、930GMAC/s、13Mb BRAM、1.2Gb/s LVDS、DDR3-1066
降低 BOM 成本
  • 小型引线压焊封装,可节省多达 5 美元的模拟组件费用
降低总功耗
  • 与 45nm 器件相比,静电功耗降低 65%,总功耗降低 50%


提高设计生产力
  • 可扩展的优化架构、全面的工具以及 IP
  • Spartan-7 FPGA Feature Summary Table 2: Spartan-7 FPGA Feature Summary by Device Device Logic Cells CLB DSP Slices(2) Block RAM Blocks(3) CMTs(4) PCIe GT XADC Blocks Total I/O Banks(5) Max User I/O Slices(1) Max Distributed RAM (Kb) 18 Kb 36 Kb Max (Kb) XC7S6 6,000 938 70 10 10 5 180 2 0 0 0 2 100 XC7S15 12,800 2,000 150 20 20 10 360 2 0 0 0 2 100 XC7S25 23,360 3,650 313 80 90 45 1,620 3 0 0 1 3 150 XC7S50 52,160 8,150 600 120 150 75 2,700 5 0 0 1 5 250 XC7S75 76,800 12,000 832 140 180 90 3,240 8 0 0 1 8 400 XC7S100 102,400 16,000 1,100 160 240 120 4,320 8 0 0 1 8 400





返回 】 【 打印 】 【 关闭本窗口